注册登录
16-Bit, 200-kSPS, 8/6/4 Ch, Simultaneous-Sampling ADCs with Bipolar Inputs on a Single Supply

ADS8588S 器件是一款基于集成式数据采集 (DAQ) 系统的 8 通道、16 位、逐次逼近型 (SAR) 同步采样模数转换器 (ADC),每通道的最大采样频率为 200kSPS。该器件 每个 通道都有一个完整的模拟前端,其中包含输入阻抗高达 1MΩ 的可编程增益放大器 (PGA)、输入钳位、低通滤波器和 ADC 输入驱动器。此外,该器件还 具备 带缓冲器的低漂移、高精度基准电压,以用于驱动 ADC。

用于 ECG 应用的完全低功耗集成模拟前端

ADS1299 是一款低噪声、多通道、同步采样、24 位、三角积分模数转换器 (ADC),此转换器具有内置的可编程增益放大器 (PGA)、内部基准、和一个板载振荡器。 ADS1299 组装有脑电图 (EEG) 应用所需的所有常用特性。

12 位 200MSPS 超低功耗 ADC

ADS4128 是一款 12 位模数转换器 (ADC),其采样速率高达 200MSPS。在由 1.8V 电源供电时,这个器件运用创新的设计技术在实现高动态性能的同时保持极低功耗。此器件非常适合于多载波、高带宽通信 应用。

用于电源控制和保护应用的低成本、8 通道、16 位模拟前端

ADS131E0x 是多通道、同步采样、24 位和 16 位三角积分 (ΔΣ) 模数转换器 (ADC) 系列产品,此产品具有一个内置可编程增益放大器 (PGA)、内部基准、和一个板载振荡器。

ADC342x 四通道 12 位 125 Msps 模数转换器

ADC342x 属于高线性度、超低功耗、四通道、12 位、25MSPS 至 125MSPS 模数转换器 (ADC) 系列。 此类器件专门设计用于支持具有宽动态范围需求且要求苛刻的高输入频率信号。 当 SYSREF 输入实现整个系统同步时,时钟输入分频器将给予系统时钟架构设计更高的灵活性。 ADC342x 系列支持串行低压差分信号 (LVDS),从而减少接口线路的数量,实现高系统集成度。 串行 LVDS 接口为双线制,通过两个 LVDS 对串行输出每个 ADC 数据。 内部锁相环 (PLL) 会将传入的 ADC 采样时钟加倍,以获得串行输出各通道的 12 位输出数据时所使用的位时钟。 除了串行数据流之外,数据帧和位时钟也作为 LVDS 输出进行传送。

ADC342x 四通道 12 位 125 Msps 模数转换器

ADC342x 属于高线性度、超低功耗、四通道、12 位、25MSPS 至 125MSPS 模数转换器 (ADC) 系列。 此类器件专门设计用于支持具有宽动态范围需求且要求苛刻的高输入频率信号。 当 SYSREF 输入实现整个系统同步时,时钟输入分频器将给予系统时钟架构设计更高的灵活性。 ADC342x 系列支持串行低压差分信号 (LVDS),从而减少接口线路的数量,实现高系统集成度。 串行 LVDS 接口为双线制,通过两个 LVDS 对串行输出每个 ADC 数据。 内部锁相环 (PLL) 会将传入的 ADC 采样时钟加倍,以获得串行输出各通道的 12 位输出数据时所使用的位时钟。 除了串行数据流之外,数据帧和位时钟也作为 LVDS 输出进行传送。

ADC342x 四通道 12 位 125 Msps 模数转换器

ADC342x 属于高线性度、超低功耗、四通道、12 位、25MSPS 至 125MSPS 模数转换器 (ADC) 系列。 此类器件专门设计用于支持具有宽动态范围需求且要求苛刻的高输入频率信号。 当 SYSREF 输入实现整个系统同步时,时钟输入分频器将给予系统时钟架构设计更高的灵活性。 ADC342x 系列支持串行低压差分信号 (LVDS),从而减少接口线路的数量,实现高系统集成度。 串行 LVDS 接口为双线制,通过两个 LVDS 对串行输出每个 ADC 数据。 内部锁相环 (PLL) 会将传入的 ADC 采样时钟加倍,以获得串行输出各通道的 12 位输出数据时所使用的位时钟。 除了串行数据流之外,数据帧和位时钟也作为 LVDS 输出进行传送。

ADC3444 四通道 14 位 125 Msps 模数转换器

ADC344x 属于高线性度、超低功耗、四通道、14 位、25MSPS 至 125MSPS 模数转换器 (ADC) 系列。 此类器件专门设计用于支持具有宽动态范围需求且要求苛刻的高输入频率信号。 输入时钟分频器可给予系统时钟架构设计更高的灵活性,同时 SYSREF 输入可实现整个系统同步。 ADC344x 系列支持串行低压差分信号 (LVDS),从而减少接口线路的数量,实现高系统集成度。 串行 LVDS 接口为双线制,通过两个 LVDS 对串行输出每个 ADC 数据。 内部锁相环 (PLL) 会将传入的 ADC 采样时钟加倍,以获得串行输出各通道的 14 位输出数据时所使用的位时钟。 除了串行数据流之外,数据帧和位时钟也作为 LVDS 输出进行传送。

ADC344x 四通道 14 位 125 Msps 模数转换器

ADC344x 属于高线性度、超低功耗、四通道、14 位、25MSPS 至 125MSPS 模数转换器 (ADC) 系列。 此类器件专门设计用于支持具有宽动态范围需求且要求苛刻的高输入频率信号。 输入时钟分频器可给予系统时钟架构设计更高的灵活性,同时 SYSREF 输入可实现整个系统同步。 ADC344x 系列支持串行低压差分信号 (LVDS),从而减少接口线路的数量,实现高系统集成度。 串行 LVDS 接口为双线制,通过两个 LVDS 对串行输出每个 ADC 数据。 内部锁相环 (PLL) 会将传入的 ADC 采样时钟加倍,以获得串行输出各通道的 14 位输出数据时所使用的位时钟。 除了串行数据流之外,数据帧和位时钟也作为 LVDS 输出进行传送。

ADC344x 四通道 14 位 125 Msps 模数转换器

ADC344x 属于高线性度、超低功耗、四通道、14 位、25MSPS 至 125MSPS 模数转换器 (ADC) 系列。 此类器件专门设计用于支持具有宽动态范围需求且要求苛刻的高输入频率信号。 输入时钟分频器可给予系统时钟架构设计更高的灵活性,同时 SYSREF 输入可实现整个系统同步。 ADC344x 系列支持串行低压差分信号 (LVDS),从而减少接口线路的数量,实现高系统集成度。 串行 LVDS 接口为双线制,通过两个 LVDS 对串行输出每个 ADC 数据。 内部锁相环 (PLL) 会将传入的 ADC 采样时钟加倍,以获得串行输出各通道的 14 位输出数据时所使用的位时钟。 除了串行数据流之外,数据帧和位时钟也作为 LVDS 输出进行传送。

12 >